<b id="8sqiv"><small id="8sqiv"></small></b>
  • <mark id="8sqiv"><noframes id="8sqiv"></noframes></mark>

      1. <mark id="8sqiv"></mark>

        <source id="8sqiv"><div id="8sqiv"></div></source>
      1. <u id="8sqiv"></u>

      2. <small id="8sqiv"><dl id="8sqiv"></dl></small><u id="8sqiv"></u>

        shiyinjita的個人空間 http://www.newnew88.com/239461 [收藏] [復制] [分享] [RSS]

        空間首頁 動態 記錄 日志 相冊 主題 分享 留言板 個人資料

        日志

        分享 卷積
        2016-2-24 22:42
        clc ; close all ; clear all ; fs = 100* 10^ 6 ; fc1 = 1 * 10^6 ; fc2 = 16 * 10^6 ; t = 0 : 1/fs : 256/fs ; y = cos (2 * pi * fc1 * t ) + cos (2 * pi * fc2 * t ) ; cof = figure(1) ; subplot(2,1,1) ; plot(t, ...
        個人分類: matlab|1150 次閱讀|0 個評論
        分享 FFT加窗效應
        2015-7-27 23:37
        clc; close all; clear; A1=20; %頻率F1信號的擾動幅度 A2=19; %頻率F2信號的擾動幅度 F1=50; %信號1頻率(Hz) F2=50; %信號2頻率(Hz) Fs=12800; %采樣頻率(Hz) P1=30; %信號1相位(度) P2=30.001; %信號2相位(度) N=12800; %采樣點數 n= ; t= /Fs; %采樣時刻 %信號 %H=220*sqrt(2)*cos(2*pi*F1*t+pi*60/180); ...
        個人分類: matlab|2101 次閱讀|0 個評論
        分享 SNR的求法
        2015-7-24 00:32
        clc ; close all ; clear all ; t = 0 : 0.001 : 0.999 ; fs = 150 ; y = cos (2* pi * t * fs) ; figure(1) ; subplot(2,1,1) ; plot(t ,y) ; axis( ) ; y_awgn = awgn(y , 20) ; subplot(2,1,2) ; plot(t ,y_awgn) ; axis( ) ; power_y = 0 ; power_noise = 0 ; y2 = zeros(1 , lengt ...
        個人分類: matlab|1360 次閱讀|0 個評論
        分享 函數發生器的實現方法
        2015-7-20 21:23
        函數發生器的實現有2種方法1 : 采用外部DDS時鐘 + sdram+da的方法實現,這樣需要PC機下載波形點數到FPGA中,然后控制DDS產生需要的時鐘,它的優點是實現簡單,缺點是不能快速的產生波形,同時在低頻的情況下,性噪比不是特別好。 2 :采用FPGA+DA的方法實現。這個的做法復雜很多,其中安捷倫的信號源就是這 ...
        個人分類: xilinx|1321 次閱讀|0 個評論
        分享 數據采集卡的實現?。?!
        2013-3-20 20:45
        本帖最后由 shiyinjita 于 2013-3-20 20:51 編輯 經過了接近一個月的時間,終于調試完成了8通道的數據采集卡,在這里簡單的說一下數據采集卡的FPGA實現過程。首先確定方案- 數據采集卡實現為 AD數據 - FPGA接收-DDR2(2片)-ARM顯示。 其中整體方面 ,因為受DDR2內存的限制,所以為了提高采集數 ...
        個人分類: xilinx|1610 次閱讀|0 個評論
        分享 FPGA中memory的應用——多通道共享緩存 ??實際中的問題?。?!
        2013-3-1 23:13
        在講壇中看到了lucien_1986提出的多通道共享緩存技術,但是在實際中有以下問題,比如在數據采集方面,4通道的數據采集卡,共用了1G內存。一般的數據采集卡都是采用了平均分配內存的方法,也就是說當4個通道同時采集的時候,每個通道最大為250M的大小,這個就產生了問題 1 : 這種情況下,就是把內存分成每個小 ...
        個人分類: xilinx|1634 次閱讀|0 個評論
        分享 PCI總線的post/NON-POST模式
        2013-2-28 07:34
        本帖最后由 shiyinjita 于 2013-2-28 07:37 編輯 在XILINX的FPGA中,生成的PCI的IP核是基于網標形勢,這點沒有辦法改變,我們可以改變的是配置空間,其中在配置空間中可以配置模式為預取和非預取模式 預取模式- PCI主設備向PCI目標設備進行數據傳遞時,當數據到達PCI橋后,由PCI橋接管來自上游總線事物。在一定程度 ...
        個人分類: xilinx|2373 次閱讀|0 個評論
        分享 關于FIFO的使用
        2013-2-27 23:02
        最近在使用FIFO的時候,如果當連續不斷的往FIFO里面寫數據,而讀是隨機的時候,發現了一個問題,那就是當FIFO滿的時候,并不是先進先出結構,只有當在不滿的情況下才是先進先出結構?。?!
        個人分類: xilinx|1120 次閱讀|1 個評論
        分享 惱火的AD9265的調試
        2013-1-10 22:10
        最近在調試AD9265的時候,有點郁悶,主要是文檔不清楚,在看AD9265的時候,發現要找AN-877文件,結果按照AN-877的文檔,控制SPI后,發現只能讀,不能寫,剛開始以為是寫時序出問題了,結果驗證了一天多,硬是驗證不出來問題,后來仔細的閱讀AN-877文檔,終于在小角落里找到了一句或,就是往0XFF地址里面寫1后 ...
        個人分類: xilinx|2012 次閱讀|0 個評論

        本頁有 1 篇日志因作者的隱私設置或未通過審核而隱藏

        關閉

        站長推薦 上一條 /1 下一條

        小黑屋| 關于我們| 聯系我們| 在線咨詢| 隱私聲明| EETOP 創芯網 ( 京ICP備:10050787號 京公網安備:11010502037710 )

        GMT+8, 2022-1-20 15:03 , Processed in 0.026230 second(s), 3 queries , Gzip On, Redis On.

        eetop公眾號 創芯大講堂 創芯人才網
        返回頂部
        精品国产品国语在线不卡